Imperas updates RISC-V verification software : vimarsana.com

Imperas updates RISC-V verification software


Imperas updates RISC-V verification software
The latest addition to the Imperas RISC-V Verification IP (VIP) software has Floating-Point architectural validation test suites covering the RISC-V Specifications for 32bit Single-Precision (32F), 64bit Single-Precision (64F), and 64bit Double-Precision (64D).
These tests extend the current Imperas range of tests for ratified and near-ratified specifications tests.
The latest RISC-V verification ‘step-and-compare’ methodology can be used to verify an RTL processor implementation against the Imperas golden reference model in a SystemVerilog UVM environment.
This covers asynchronous events and offers a transition to debug analysis when an issue is found. More details on test benches with Imperas RISC-V verification reference models are available at https://www.imperas.com/riscv.

Related Keywords

, Single Precision Floating Point , Double Precision Floating Point , New Test , Bit Manipulation , Extendable Platform Kits , Stream Generator , Cadence Xcelium , Mentor Questa , Cadence Palladium , Mentor Veloce , ஒற்றை ப்ரிஸிஶந் மிதக்கும் பாயஂட் , இரட்டை ப்ரிஸிஶந் மிதக்கும் பாயஂட் , புதியது சோதனை , பிட் கையாளுதல் , ஸ்ட்ரீம் ஜெநரேடர் , வழிகாட்டி குஸ்டா , கேடென்ஸ் பல்லேடியம் , வழிகாட்டி திசைவேகம் ,

© 2025 Vimarsana